O NXP promete o dobro do desempenho para veículos autônomos com seu novo processador de radar S32R47



O NXP promete o dobro do desempenho para veículos autônomos com seu novo processador de radar S32R47

Os semicondutores da NXP anunciaram sua família de processadores de radar de terceira geração, o S32R47-posicionando-o como excellent para tudo, do nível 2+ ao nível 4, os veículos autônomos, quando combinados com seus transceptores de radar de onda milímetro (MMWAVE).

“O S32R47 pode processar com eficiência três vezes, ou mais, canais de antena em tempo actual do que as soluções de produção atuais”, afirma a MEIndert Van den Beld, da NXP, da faixa de processador de radar de terceira geração da empresa. “Ele permite uma melhor resolução de radar de imagem, sensibilidade e faixa dinâmica – exigida por casos de uso autônomo de direção autônomos – enquanto ainda cumprem as rigorosas metas de custos de energia e sistema definidas por OEMs (fabricantes de equipamentos originais) para produção de quantity”.

The brand new elements, NXP claims, ship twice the processing energy than their second-generation equivalents, with a multi-core radar processing system able to producing denser point-cloud representations alongside enhanced algorithms concentrating on next-generation superior driver assistant programs (ADAS) — delivering, the corporate says, higher separability of objects, improved reliability of detection, and extra correct classification of objects together with weak street customers and misplaced carga. Apesar disso, a pegada de chip é reduzida em 38 %, diz a empresa.

Dentro desse chip compacto, há um cluster de processador Cortex-A53 quad-core, juntamente com três pares de núcleos de córtex-M7 do ARM em bloqueio como um subsistema de processamento em tempo real-energia suficiente, diz o NXP, para executar o aprendizado de máquina e os algoritmos de inteligência synthetic para tarefas, incluindo a direção da chegada (DOA) e a classificação de objetos. Há 8 MB de memória interna de RAM estática (SRAM), dois barramentos FD, três conexões de eternet de 2,5 gigabits e blocos de {hardware} dedicados para transformada de Fastier Quick (FFT) e processamento de ponto flutuante. O chip inclui quatro entradas de interface serial da câmera MIPI (CSI) e atende aos requisitos ASIL ISO 26262 ASIL B (d) para segurança funcional.

As novas peças agora estão amostrando para “clientes principais”, confirmou o NXP, sem nenhuma palavra sobre preços e disponibilidade geral. Mais informações estão disponíveis no website da empresa.

Deixe um comentário

O seu endereço de e-mail não será publicado. Campos obrigatórios são marcados com *